怎么看半导体有几层poly
1. 芯片制造中的术语:Poly/Metal是什么意思
这么多年都没人回复,囧~~
就是1层晶体管,5层或者7层金属连线的意思~~~
2. 晶体三级管,有几层半导体,几个pn组成
晶体三极管,全称应为半导体三极管,也称双极型晶体管,被誉为20世纪最专重要的发明,其属重要性堪比原子弹,肖克利等三人因此获得1956年诺贝尔物理学奖。
从后来的发展情况看,晶体三极管已经成为芯片的核心元件,而芯片又是现代信息社会的基石,足见诺贝尔物理学奖没有颁错人。
三极管是在一块半导体基片上制作两个相距很近的PN结,两个PN结把正块半导体分成三部分,中间部分是基区,两侧部分是发射区和集电区,排列方式有PNP和NPN两种。
3. 有关半导体工艺的问题
首先说明一下,半导体中所谓的工艺指得是IC在由设计文件生产成为实体的过程步骤和技术(这是我自己组织的语言,明白是什么意思就成了),比如你所说掺杂、注入、光刻、腐蚀都是现在比较流行也是传统的半导体生产工艺。 而扩展到集成电路上,这个“工艺”一般又多了一层“特征尺寸”的感念,比如人们常说“我这CPU是core2o,用得是45nm的工艺”。当然现在最先进的工艺已经达到了30nm左右,甚至在实验室中有更低的数值得以实现.
至于你说的MOS,CMOS这些东西,我个人认为不能称之为“工艺”,而是电路组成形式。以CMOS为例,它的意思是“互补对称型MOS”,即电路中的基本单元是一个反向器(由一个NMOS和一个PMOS构成),--整个电路都是由这种单元组成,因此它是一种电路组成形式。
工艺和电路组成形式的对应关系是:CMOS为单极型工艺(口头上即称为COMS工艺,所以容易产生你的那种误解),是数字电路的代表;TTL电路形式为双极型工艺(口头上就是双极型),是模拟电路的代表。而前面所说的“掺杂、注入、光刻、腐蚀”多用于单极型工艺,双级型也类似但具体还是有些不同的。
die bond,wire bond则是封装工艺。
如果我去回答面试的那几个问题时,我基本上就从“特征尺寸”和工艺流程上说一下。中国大陆现在能做的最小工艺尺寸就是45nm(如INTEL的大连厂)了,要算上台湾的话,基本能做到世界最先进的水平(TCMC和中芯国际),不过知识产权是不是自己的就不好说了。第三个问题我会反问下考官是是指的电路形式还是工艺流程,因为现在有些企业负责的人自己业务都搞得不怎样,问问题也比较奇怪
4. 求问各位半导体 微电子 以及封装方面的大神!总是在书上看到层间电介质 (ILD)这个东西到底是什么啊
无论是芯片的基板还是PCB的制作,都是一层导电层和一层绝缘层间隔来实内现的。至于一共需要多少容层就看你需要了,PCB最多50、60层也可以的,芯片的陶瓷基板十几层也常见。导电层就是拿来做电源、地或者导线。这种实现方式就会产生分布电容效应。
详细的解释你可以找一些陶瓷封装的书来看看,网上也有类似PPT的。
5. 请问半导体技术中gate poly 译成什么多谢
polysilicon gate多晶硅栅极简称poly gate,就是MOS管用多晶硅做栅极,用氧化硅做绝缘层,gate poly应该是指做栅极的多晶硅材料
6. 什么是半导体
半导体( semiconctor),指常温下导电性能介于导体(conctor)与绝缘体(insulator)之间的材料。半导体在收音机、电视机以及测温上有着广泛的应用。
如二极管就是采用半导体制作的器件。半导体是指一种导电性可受控制,范围可从绝缘体至导体之间的材料。无论从科技或是经济发展的角度来看,半导体的重要性都是非常巨大的。
今日大部分的电子产品,如计算机、移动电话或是数字录音机当中的核心单元都和半导体有着极为密切的关连。常见的半导体材料有硅、锗、砷化镓等,而硅更是各种半导体材料中,在商业应用上最具有影响力的一种。
分类:
半导体材料很多,按化学成分可分为元素半导体和化合物半导体两大类。
锗和硅是最常用的元素半导体;化合物半导体包括第Ⅲ和第Ⅴ族化合物(砷化镓、磷化镓等)、第Ⅱ和第Ⅵ族化合物( 硫化镉、硫化锌等)、氧化物(锰、铬、铁、铜的氧化物),以及由Ⅲ-Ⅴ族化合物和Ⅱ-Ⅵ族化合物组成的固溶体(镓铝砷、镓砷磷等)。
除上述晶态半导体外,还有非晶态的玻璃半导体、有机半导体等。
半导体的分类,按照其制造技术可以分为:集成电路器件,分立器件、光电半导体、逻辑IC、模拟IC、储存器等大类,一般来说这些还会被分成小类。
此外还有以应用领域、设计方法等进行分类,虽然不常用,但还是按照IC、LSI、VLSI(超大LSI)及其规模进行分类的方法。此外,还有按照其所处理的信号,可以分成模拟、数字、模拟数字混成及功能进行分类的方法。
(6)怎么看半导体有几层poly扩展阅读:
发展历史:
半导体的发现实际上可以追溯到很久以前。
1833年,英国科学家电子学之父法拉第最先发现硫化银的电阻随着温度的变化情况不同于一般金属,一般情况下,金属的电阻随温度升高而增加,但巴拉迪发现硫化银材料的电阻是随着温度的上升而降低。这是半导体现象的首次发现。
不久,1839年法国的贝克莱尔发现半导体和电解质接触形成的结,在光照下会产生一个电压,这就是后来人们熟知的光生伏特效应,这是被发现的半导体的第二个特征。
1873年,英国的史密斯发现硒晶体材料在光照下电导增加的光电导效应,这是半导体又一个特有的性质。
半导体的这四个效应,(jianxia霍尔效应的余绩──四个伴生效应的发现)虽在1880年以前就先后被发现了,但半导体这个名词大概到1911年才被考尼白格和维斯首次使用。而总结出半导体的这四个特性一直到1947年12月才由贝尔实验室完成。
在1874年,德国的布劳恩观察到某些硫化物的电导与所加电场的方向有关,即它的导电有方向性,在它两端加一个正向电压,它是导通的;如果把电压极性反过来,它就不导电,这就是半导体的整流效应,也是半导体所特有的第三种特性。同年,舒斯特又发现了铜与氧化铜的整流效应。
很多人会疑问,为什么半导体被认可需要这么多年呢?主要原因是当时的材料不纯。没有好的材料,很多与材料相关的问题就难以说清楚。
参考资料:
网络-半导体
7. 高压电缆头做好已后,怎么判断半导体层有没有剥
现在做电缆接头的人抄越来越多了,价格越来越便宜,水平也越来越差。先说图里的放电部位,就是up主画圈的地方。发现没有,放电部位都是半导电层尖端的地方。这些尖端在电缆接头制作技术是明确禁止的。会发生放电原因是制作工人技术水平不行,没有按照电缆接头附件说明书要求制作半导电层与主绝缘的过渡。此处半导电层应该是一条直线,不该像狗啃了一样,有尖端。同时也应用600以上的砂纸打磨半导电层到主绝缘的过渡部分。
8. 芯片电路有几层
芯片虽然个头很小。但是内部结构非常复杂,尤其是其最核心的微型单元——成千上万个晶体管。我们就来为大家详解一下半导体芯片集成电路的内部结构。一般的,我们用从大到小的结构层级来认识集成电路,这样会更好理解。
1
系统级
我们还是以手机为例,整个手机是一个复杂的电路系统,它可以玩游戏、可以打电话、可以听音乐... ...
它的内部结构是由多个半导体芯片以及电阻、电感、电容相互连接组成的,称为系统级。(当然,随着技术的发展,将一整个系统做在一个芯片上的技术也已经出现多年——SoC技术)
2
模块级
在整个系统中分为很多功能模块各司其职。有的管理电源,有的负责通信,有的负责显示,有的负责发声,有的负责统领全局的计算,等等 —— 我们称为模块级,这里面每一个模块都是一个宏大的领域。
3
寄存器传输级(RTL)
那么每个模块都是由什么组成的呢?以占整个系统较大比例的数字电路模块(它专门负责进行逻辑运算,处理的电信号都是离散的0和1)为例。它是由寄存器和组合逻辑电路组成的。
寄存器是一个能够暂时存储逻辑值的电路结构,它需要一个时钟信号来控制逻辑值存储的时间长短。
实际应用中,我们需要时钟来衡量时间长短,电路中也需要时钟信号来统筹安排。时钟信号是一个周期稳定的矩形波。现实中秒钟动一下是我们的一个基本时间尺度,电路中矩形波震荡一个周期是它们世界的一个时间尺度。电路元件们根据这个时间尺度相应地做出动作,履行义务。
什么是组合逻辑呢,就是由很多“与(AND)、或(OR)、非(NOT)”逻辑门构成的组合。比如两个串联的灯泡,各带一个开关,只有两个开关都打开,灯才会亮,这叫做与逻辑。
一个复杂的功能模块正是由这许许多多的寄存器和组合逻辑组成的。把这一层级叫做寄存器传输级。
4
门级
寄存器传输级中的寄存器其实也是由与或非逻辑构成的,把它再细分为与、或、非逻辑,便到达了门级(它们就像一扇扇门一样,阻挡/允许电信号的进出,因而得名)。
5
晶体管级
无论是数字电路还是模拟电路,到最底层都是晶体管级了。所有的逻辑门(与、或、非、与非、或非、异或、同或等等)都是由一个个晶体管构成的。因此集成电路从宏观到微观,达到最底层,满眼望去其实全是晶体管以及连接它们的导线。
双极性晶体管(BJT)在早期的时候用的比较多,俗称三极管。它连上电阻、电源、电容,本身就具有放大信号的作用。
9. 在半导体工艺中,poly是什么工艺最好详细点,谢谢
多晶硅